Utilize este identificador para citar ou criar um atalho para este documento: https://hdl.handle.net/10923/18523
Tipo: Article
Título: Fault Tolerant Soft-Core Processor Architecture Based on Temporal Redundancy
Autor(es): VILLA, PAULO R. C.
TRAVESSINI, RODRIGO
GOERL, ROGER C.
Fabian Luis Vargas
BEZERRA, EDUARDO A.
In: JOURNAL OF ELECTRONIC TESTING-THEORY AND APPLICATIONS
Data de Publicação: 2019
Volume: 1
Página Inicial: 1
Palavras-chave: Fault-tolerance
Checkpoint recovery
Soft-core processors
FPGAs
Single-event upsets
URI: https://hdl.handle.net/10923/18523
DOI: DOI:10.1007/s10836-019-05778-z
ISSN: 0923-8174
Aparece nas Coleções:Artigo de Periódico

Arquivos neste item:
Arquivo Descrição TamanhoFormato 
Fault_Tolerant_SoftCore_Processor_Architecture_Based_on_Temporal_Redundancy.pdf2,43 MBAdobe PDFAbrir
Exibir


Todos os itens no Repositório da PUCRS estão protegidos por copyright, com todos os direitos reservados, e estão licenciados com uma Licença Creative Commons - Atribuição-NãoComercial 4.0 Internacional. Saiba mais.