Utilize este identificador para citar ou criar um atalho para este documento: https://hdl.handle.net/10923/19998
Registro Completo de Metadados
Campo DCValorIdioma
dc.contributor.authorRODOLFO, TACIANO A.-
dc.contributor.authorSARTORI, MARCOS L. L.-
dc.contributor.authorMOREIRA, MATHEUS T.-
dc.contributor.authorNey Laert Vilar Calazans-
dc.date.accessioned2021-11-30T11:17:47Z-
dc.date.available2021-11-30T11:17:47Z-
dc.date.issued2021-
dc.identifier.isbn9781728192017-
dc.identifier.urihttps://hdl.handle.net/10923/19998-
dc.language.isoen-
dc.relation.ispartof2021 IEEE International Symposium on Circuits and Systems (ISCAS), 2021, Coréia do Sul.-
dc.rightsopenAccess-
dc.subjectAsynchronous Circuits-
dc.subjectasynchronous design-
dc.subjectQDI Circuits-
dc.titleQuasi Delay Insensitive FIFOs: Design Choices Exploration and Comparison-
dc.typeconferenceObject-
dc.date.updated2021-11-30T11:17:46Z-
dc.identifier.doiDOI:10.1109/ISCAS51556.2021.9401566-
Aparece nas Coleções:Apresentação em Evento

Arquivos neste item:
Arquivo Descrição TamanhoFormato 
Quasi_Delay_Insensitive_FIFOs_Design_Choices_Exploration_and_Comparison.pdf1,55 MBAdobe PDFAbrir
Exibir


Todos os itens no Repositório da PUCRS estão protegidos por copyright, com todos os direitos reservados, e estão licenciados com uma Licença Creative Commons - Atribuição-NãoComercial 4.0 Internacional. Saiba mais.