Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/10923/18657
Registro completo de metadatos
Campo DCValorIdioma
dc.contributor.authorJURACY, LEONARDO R.-
dc.contributor.authorMOREIRA, MATHEUS T.-
dc.contributor.authorAMORY, ALEXANDRE M.-
dc.contributor.authorFernando Gehm Moraes-
dc.date.accessioned2021-10-01T18:30:05Z-
dc.date.available2021-10-01T18:30:05Z-
dc.date.issued2021-
dc.identifier.isbn9781728176703-
dc.identifier.urihttps://hdl.handle.net/10923/18657-
dc.language.isoen-
dc.relation.ispartof2021 IEEE 12th Latin America Symposium on Circuits and System (LASCAS), 2021, Peru.-
dc.rightsopenAccess-
dc.subjectCNN-
dc.subjectConvolution Hardware Accelerator-
dc.titleA TensorFlow and System Simulator Integration Approach to Estimate Hardware Metrics of Convolution Accelerators-
dc.typeconferenceObject-
dc.date.updated2021-10-01T18:30:04Z-
dc.identifier.doiDOI:10.1109/LASCAS51355.2021.9459183-
Aparece en las colecciones:Apresentação em Evento



Todos los ítems en el Repositorio de la PUCRS están protegidos por derechos de autor, con todos los derechos reservados, y están bajo una licencia de Creative Commons Reconocimiento-NoComercial 4.0 Internacional. Sepa más.