Por favor, use este identificador para citar o enlazar este ítem: https://hdl.handle.net/10923/13960
Registro completo de metadatos
Campo DCValorIdioma
dc.contributor.authorMatheus Trevisan Moreira-
dc.contributor.authorNey Laert Vilar Calazans-
dc.date.accessioned2019-02-12T12:04:15Z-
dc.date.available2019-02-12T12:04:15Z-
dc.date.issued2014-
dc.identifier.urihttp://hdl.handle.net/10923/13960-
dc.language.isoen-
dc.relation.ispartofProceedings of the DATE 2014 PhD Forum, 2014, Alemanha.-
dc.rightsopenAccess-
dc.subjectAsynchronous Circuits-
dc.subjectQDI-
dc.subjectReturn-to-one-
dc.titleQuasi-Delay-Insensitive Return-to-One Design-
dc.typeconferenceObject-
dc.date.updated2019-02-12T12:04:14Z-
Aparece en las colecciones:Apresentação em Evento

Ficheros en este ítem:
Fichero Descripción TamañoFormato 
Quasi_Delay_Insensitive_Return_to_One_Design.pdf61,63 kBAdobe PDFAbrir
Ver


Todos los ítems en el Repositorio de la PUCRS están protegidos por derechos de autor, con todos los derechos reservados, y están bajo una licencia de Creative Commons Reconocimiento-NoComercial 4.0 Internacional. Sepa más.